{\rtf1\ansi\ansicpg1252\uc0\deff0{\fonttbl {\f0\fswiss\fcharset0\fprq2 Arial;} {\f1\froman\fcharset2\fprq2 Symbol;}} {\colortbl;\red0\green0\blue0;\red255\green255\blue255;} {\info{\*\hlinkbase e:\\MeDaPs_20030818_Src\\rtf\\}{\comment TX_RTF32 8.0.300.500}} \deftab708\paperw15309\paperh16840\margl1134\margt1134\margr3430\margb1338\pard\sb100\plain\f0\fs18\par\pard\fi-284\li284\sb60\tx284\plain\f1\fs18 \'b7\plain\f0\fs18\tab Die CPU mit gro\'dfem Programmspeicher und PROFIBUS-DP-Master/Slave-Schnittstelle\par\plain\f1\fs18 \'b7\plain\f0\fs18\tab F\'fcr umfangreichen Peripherieausbau\par\plain\f1\fs18 \'b7\plain\f0\fs18\tab Zum Aufbau dezentraler Peripheriestrukturen\par\pard\par }